Описание тега xilinx-edk
Embedded Development Kit (EDK) - это интегрированная среда разработки для проектирования встроенных систем обработки. Этот предварительно сконфигурированный комплект включает Xilinx Platform Studio и комплект для разработки программного обеспечения, а также всю документацию и IP, необходимые для проектирования ПЛИС платформы Xilinx со встроенными ядрами жесткого процессора PowerPC® и / или ядрами мягкого процессора MicroBlaze™.
1
ответ
Как загружается uboot
Как загружается uboot для определенного встроенного устройства linux? Есть ли внутри чипа программа, которая ищет uboot внутри sd-карты, или это какая-то другая концепция?
27 авг '14 в 15:43
1
ответ
Как изменить конфигурацию по умолчанию /Active build с "Debug" при запуске рабочей области?
У меня есть несколько пользовательских конфигураций сборки в моем проекте, как показано ниже: Скриншот конфигураций сборки При настройке рабочего пространства по умолчанию он открывается в конфигурации "Отладка". Я должен был изменить это на "Rev8 R…
19 окт '17 в 00:05
0
ответов
Непрозрачный сбой платгена в Xilinx EDK
Это работает на: Ubuntu 64 LTS Xilinx Platform Studio 14.7 (lin64) Я пытаюсь запустить microblaze_demo Проект входит в состав платы Virtex 5, предоставленной PLDkit, но я получаю очень бесполезную ошибку. краткий журнал ошибок Running XST synthesis …
04 июн '17 в 03:50
0
ответов
Не удалось открыть кабель JTAG
Я использую плату Atlys Spartan-6 xc6slx45. Я не могу записать битовый файл с помощью SDK. Когда я пытаюсь запрограммировать FPGA, отображаются следующие ошибки: Программа FPGA не удалась Ошибка подключения к плате Не удалось открыть кабель JTAG Цел…
09 апр '15 в 15:05
0
ответов
Безопасный способ создания новой оболочки HDL в проекте Xilinx vivado
Если я хочу создать новую обертку, могу ли я просто удалить ее и создать новую. Есть ли еще шаги, чтобы избежать ошибок в этом процессе?
28 ноя '18 в 05:47
0
ответов
Источник "_start()" недоступен
Я пишу программу, используя SDK на Xilinx, но когда я отлаживаю ее, я получил эту ошибку No source available for "_start()" После этого: Timeout not responding.
27 апр '15 в 06:19
1
ответ
Запуск Xilinx Tools для командной строки - XST не работает
В настоящее время я работаю над проектом, который студенты могут передать своим проектам xilinx по электронной почте, и я буду синтезировать, размещать и маршрутизировать и генерировать поток битов, который затем должен быть загружен в FPGA. Итак об…
05 янв '15 в 09:47
0
ответов
Eclipse (CDT) не отправляет команды в GDB при отладке статических библиотек C++
Мы пытаемся отладить приложение C++ для удаленного Linux-бокса, который содержит основное приложение C++ и некоторые статически связанные библиотечные проекты. Наша проблема заключается в том, что точки останова, которые размещаются внутри статическ…
11 июн '14 в 08:44
1
ответ
Откуда я знаю fpga_0_RS232_RX_pin Atlys spartan-6
Я хочу настроить RS232 ATLYS SPARTAN 6 XC6SLX45 Я хочу настроить вывод fpga_0_RS232_RX_pin на плате, но я не знаю, как настроить подходящий для него вывод. Как я могу это сделать? system.ucf: # Generic Template Net fpga_0_RS232_RX_pin LOC=; Net fpga…
23 апр '15 в 23:06
2
ответа
Кабель для программирования для Papilio Pro
Я хочу купить Papilio Pro. Для программирования этой ПЛИС мне нужен кабель. Я могу использовать кабель для программирования Xilinx или другой, который дешевле, чем этот кабель. Я полагаю, с кабелем программирования Xilinx, я могу использовать компле…
01 июн '15 в 22:52
1
ответ
Как отладить программу на C, используя SDK на xilinx?
Я использую Atlys Spartan 6 xc6slx45, я должен отладить этот код: 1-#include "stdio.h" 2-int main (void) 3-{ 4-// Initialization of the necessary variables 5-int i,j,k; 6-// Initialization of source A and B 4x4 matrices and result C matrix 7-int a[4…
19 апр '15 в 07:31
1
ответ
Как активировать таймер на SDK?
Мне нужно использовать таймер на моей C-программе на SDK. Я использую Atlys Spartan-6 LX45 и пытаюсь использовать этот код: XTmrCtr TmrCtrInstancePtr; time1 = XTmrCtr_GetValue(&TmrCtrInstancePtr, 0); XTmrCtr_Start(&TmrCtrInstancePtr, 0); //C…
12 май '15 в 23:09
0
ответов
petalinux 2016.04 "версия прошивки" не отражается в /etc/version
Я использую Petalinux 2016.04. Я заметил, что версия прошивки не отражается в / etc / version, тогда как в petalinux 2014.04 происходит то же самое. ВХОДЫ: 1 На борту => root @ plnx_arm: / etC# cat версия 20171019083148 2 Конфигурация petalinux => К…
07 ноя '17 в 05:00
2
ответа
Нужна ваша помощь для следующего кода VHDL в инструменте Xilinx
library IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL; use IEEE.STD_LOGIC_UNSIGNED.ALL; entity conv_enc is Port ( clk : in STD_LOGIC; rst : in STD_LOGIC; inp : in STD_LOGIC; outp : out STD_LOGIC_VECTOR(3 DOWN TO 0)); end conv_enc; …
18 апр '16 в 11:35
1
ответ
Создание пользовательского набора для Xilinx ISE 14.7?
Немного общего вопроса, но какой самый популярный / распространенный / самый простой способ создания пользовательского компьютера? Я видел несколько примеров, и они были в основном сделаны на Matlab, и, поскольку у меня нет Matlab, я немного растеря…
12 апр '17 в 06:36
1
ответ
Изменение файла MHS в xilinx EDK 14.4 с добавлением порта в периферийном устройстве UART
Я пытаюсь добавить порт в uart, созданный xilinx-EDK (аппаратный дизайн в EDK моей аппаратной настройки), я узнал, изменив файл MHS, я могу добавить порт. но всякий раз, когда я изменяю файл MHS, он показывает ошибку, что я не могу добавить порт, по…
03 мар '14 в 03:08
1
ответ
Ошибка преобразования битовых файлов в туз
Я хочу преобразовать файл.bit в файл.ace с помощью командной строки. Я пытаюсь создать.bat файл, чтобы сделать это. Но когда я выполняю команду, файлы не добавляются в указанный каталог. Пакетный файл называется makeace и имеет этот код: @echo off i…
25 окт '15 в 18:05
0
ответов
Xilinx SDK C++ Ограничение файла проекта
Среда - Xilinx SDK 2015.2 поверх Windows 7. В моем проекте много файлов C++. Я заметил, что после компиляции всех файлов не удается создать статическую библиотеку или исполняемый файл. Проблема в том, что он не может найти объект, который он создал …
24 янв '18 в 22:22
0
ответов
Ошибка Xilinx FPGA: сбой программирования FPGA из-за ошибок при инициализации потока битов
У меня проблема с загрузкой моей программы в FPGA, я получил эту ошибку: FATAL:Data2MEM:44 - Out of memory allocating 'getMemory' object of 960000000 bytes. Total memory already in use is 14823 bytes. Source file "../s/DeviceTableUtils.c", line numb…
16 дек '18 в 19:24
2
ответа
MicroBlaze находится под сбросом
Я использую Atlys Spartan6 xc6slx45. У меня есть эти ошибки при запуске программы: 1. Check whether board is connected to the system properly. 2. In case of zynq board, check whether Digilent/Xilinx cable switch settings are correct. 3. If you are u…
14 апр '15 в 00:38