Тестовый код Verilog с использованием gEDA и iVerilog
Моя задача - кодировать простой декодер 2-4, а затем отображать возможные результаты и форму волны.
Я использую комплект gEDA вместе с Icarus Verilog (iVerilog) в качестве компилятора и GTKWave для сигнала.
Я впервые пишу с Verilog или работаю с пакетом gEDA. Из поиска в Google, кажется, мне нужно следовать этому процессу проектирования:
- подумайте о дизайне, который вы хотите реализовать. В моем случае декодер
- реализовать дизайн в VHDL/Verilog.
- реализовать тестовый стенд в VHDL/Verilog.
- Скомпилируйте файл дизайна и файл тестового стенда с помощью iVerilog
- Используйте файл testbench и.vcd для отображения формы волны с помощью GTKWave.
Файл testbench не будет компилироваться, и я не уверен, почему, я пробовал несколько вариантов и продолжаю получать ошибки. Буду признателен за любую оказанную помощь. Спасибо.
Вот мой код файла проекта:
// 2 to 4 Decoder
// File Name: decoder.v
module decoder(X,Y,E,Z);
input X,Y,E;
output [0:3]Z;
wire [0:3]Z;
wire X1, Y1;
not
inv1(X1,X),
inv2(Y1,Y);
and
and1(Z[0],X1,Y1,E),
and2(Z[1],Y1,X,E),
and3(Z[2],Y,X1,E),
and4(Z[3],X,Y,E);
endmodule
Вот мой код тестового стенда:
module decoder_tb;
input X,Y,E;
output [0:3]Z;
//wire [0:3]Z;
//wire X1, Y1;
// should create .vcd dump file for GTKWave
initial
begin
$dumpfile("decoder.vcd");
$dumpvars();
end
decoder decode(X,Y,E,Z);
initial
begin
$display($time,"<< Z[0]=%d Z[1]=%d Z[2]=%d Z[3]=%d >>", Z[0] , Z[1] , Z[2] , Z[3] );
end
initial
begin
#0
X = 0; Y = 0; E = 1;
#5
X = 0; Y = 1; E = 1;
#10
X = 1; Y = 0; E = 1;
#15
X = 1; Y = 1; E = 1;
end
endmodule
Команды в терминале, который я использую:
iverilog -o decoder.vvp decoder.v decoder_tb.v
gtkwave decoder.vcd
РЕДАКТИРОВАТЬ: Вот точное сообщение об ошибке
aj@aj:~/verilogCode$ iverilog -o decoder.vvp decoder.v decoder_tb.v
decoder_tb.v:26: error: X is not a valid l-value in decoder_tb.
decoder_tb.v:6: : X is declared here as wire.
decoder_tb.v:26: error: Y is not a valid l-value in decoder_tb.
decoder_tb.v:6: : Y is declared here as wire.
decoder_tb.v:26: error: E is not a valid l-value in decoder_tb.
decoder_tb.v:6: : E is declared here as wire.
decoder_tb.v:28: error: X is not a valid l-value in decoder_tb.
decoder_tb.v:6: : X is declared here as wire.
decoder_tb.v:28: error: Y is not a valid l-value in decoder_tb.
decoder_tb.v:6: : Y is declared here as wire.
decoder_tb.v:28: error: E is not a valid l-value in decoder_tb.
decoder_tb.v:6: : E is declared here as wire.
decoder_tb.v:30: error: X is not a valid l-value in decoder_tb.
decoder_tb.v:6: : X is declared here as wire.
decoder_tb.v:30: error: Y is not a valid l-value in decoder_tb.
decoder_tb.v:6: : Y is declared here as wire.
decoder_tb.v:30: error: E is not a valid l-value in decoder_tb.
decoder_tb.v:6: : E is declared here as wire.
decoder_tb.v:32: error: X is not a valid l-value in decoder_tb.
decoder_tb.v:6: : X is declared here as wire.
decoder_tb.v:32: error: Y is not a valid l-value in decoder_tb.
decoder_tb.v:6: : Y is declared here as wire.
decoder_tb.v:32: error: E is not a valid l-value in decoder_tb.
decoder_tb.v:6: : E is declared here as wire.
12 error(s) during elaboration.
1 ответ
В вашем тестовом стенде, изменить input
в reg
а также output
в wire
, Это исправляет ошибки компиляции для меня (хотя я не использую gEDA или iVerilog):
module decoder_tb;
reg X,Y,E;
wire [0:3]Z;